上期节目我详细解读了嵌入式系统和FPGA、数字芯片工程师和模拟芯片工程师岗位的工作内容,今天我解读一下天线硬件工程师和射频硬件工程师,这同样也是大疆无人机招聘的岗位。什么是射频电路呢?上期节目我讲了模拟电路和数字电路,射频电路本质上就是模拟电路,只不过因为射频电路的工作电流的频率很高,所以单独把他列出来,在远距离传输信号的时候,信号很容易变弱或被噪声干扰而不易被接收。

射频电路主要应用在无线通信领域,比如广播电视、移动电话、雷达、自动识别系统等。因为无人机领域最核心的技术就是无线通信和控制,所以射频工程师岗位是无人领域的一个重要岗位。无线通信过程分为信号的发射、传输和接收,天线简单来说是一种变换器,能够实现电磁波与高频电流的相互转换。

pll是锁相环,可以倍频的。只要在他的范围内都可以实现。只是个人觉得在调节锁相环参数时,最好避免取最大或者最小值,个人感觉不稳定,取个中间值为宜。看比如乘法器、sram的最高频率,那个基本就是内部逻辑最高的工作频率。芯片有最高频率,可以从芯片名字看出,比如EP2c35f484i5,最后的5代表5ns,即最高200MHz。

1、这个能跑多快的意思是处理数据的快慢2、verilog或VHDL语言经过编译后还是以电路的形式映射到内部的,编程风格不一样,编译后映射的电路也不一样3、这个最高频率决定于映射后电路上任意最长一条路径的延时,而这个延时决定于编程时组合逻辑的大小,组合逻辑越大,编译映射到电路上的路径延时越长,频率越低4、除了FPGA器件的限制外,最主要的是编程时将任意路径的组合逻辑做小,以达到提升速率的效果。
3、fpga(ep2s90系列pll倍频你得看能不能跑到500m接500m的时钟也是。采样率500的ADC,如果用FPGA控制,FPGA的时钟最少要2G,4个时钟采一个数据,一般开发板的晶振频率为20和50M的.想获得更高频率,锁相环升频。整个FPGA跑500M时钟是不可能的,除非你FPGA里面几乎什么也没有,那就太浪费了,跑50M是正常的,如果你某些模块要500M时钟,那当然是用PLL倍频出来,你前面的ADC采样率是500M,不代表你的FPGA就一定要500M的时钟,具体还是看说明,到底怎么操作,还得看文档。