ad原理图不能放置器件,ad的pcb哪些错误不用管

电子 浏览

画板子的人大部分都知道,在使用软件的默认设置的情况下,AD的流畅性远远比不上cadenceallegro。经过我的研究发现只要在system和具体的PCB在线DRC选项、布线模式这三个地方调整特定的设置,就可以让AD变得流畅,丝滑程度完全不逊于cadenceallegr。

ad的pcb哪些错误不用管1、AD画PCB错误提示:SMDToPlaneConstraintViolation

问题就在你是直接画板而不是原理图导进去的封装,所以你的元器件焊盘是没有网络名的,应该连接的焊盘之间没有导航线,而PROTEL默认的是同一网络名的焊盘才能连接在一起的,所以报错。方法:1,请把需要连在一起的焊盘添加相同的网络名,再检查就可以了;2,或者从原理图那里倒过来封装和网络号,再花PCB;3,或者不用DRC检查(因为电路简单,自己确定正确就OK)。

ad的pcb哪些错误不用管2、AD软件PCB转Gerber提示设计规则错误

基本思想是用CAM文件,具体步骤:1、从AllegroPCBEditor中导出Gerber文件和IPC网表文件(不要IPC网表也可以,不过那样导入的PCB网络名是AD随机命名的)。也可以导出ODB++文件(可能还是需要IPC网表),我觉得这个比Gerber方便。Allegro需要安装第三方软件才能输出ODB++,这个在导出时会提示下载的(软件是free的)。

ad的pcb哪些错误不用管

3、通过AD的导入Allegro输出的Gerber/ODB++,(可选)通过导入IPC网表。4、使用Tool/Netlist/Extract提取导入的Gerber/ODB++的网络(将相连的Track视为同一网络,网络名随机生成)。5、(可选)通过导入IPC网表。如果3中已导入,忽略本步。6、通过Tool/NetList/Campare将Extrat的网表和IPC网表进行比较,从而将网络(大部分)命名为Allegro中原来的网络名。

3、ad板框画在哪一层

Ctrl+L,选中Mechanical1层,就在这一层绘制pcb板框(外形)。2.如此图有一个原件的封装我一直移不到图中黑色的pcb中,双击这个元件,在元件属性栏,取消“锁定”上的勾,就可以移动了。其实一个元件封装在pcb板(黑色部分)之外你不用管它,存盘关闭PCB文件再打开这个文件,就进入黑色部分了。